IC LINIER LM 7805 Regulator Tegangan Positif dengan Tiga Terminal IC 74LS374 Delapan Latch Data dengan Tiga Kondisi Output

2.5.6 IC LINIER LM 7805 Regulator Tegangan Positif dengan Tiga Terminal

IC linier LM 7805 adalah regulator dengan tiga terminal. Salah satu penerapannya adalah adalah sebagai regulator tegangan tetap. Tegangan yang diperoleh dari output regulator dapat digunakan dalam sistem- sistem logika, instrumentasi, HiFi, dan kelengkapan elektronik lainnya. Meskipun pada awalnya dirancang sebagai regulator tegangan tetap, tetapi dapat juga dirancang menjadi tegangan dan arus yang dapat diatur dengan tambahan beberapa komponen. Seri LM7805C dapat diperoleh dalam kemasan TO-3 aluminium, yang dapat mengeluarkan arus lebih dari 1 A jika dilengkapi heat sink yang berfungsi untuk meredam panas. Disertai pula pembatas arus guna membatasi arus keluaran puncak pada harga yang aman. Juga dilengkapi pengamanan bagi daerah aman untuk transistor akhir, guna membatasi borosan disipasi daya intern. Kalau borosan daya intern menjadi terlampau tinggi bagi benaman panas yang dikenakan, maka rangkaian penindas termik mengambil alih dan mencegah IC menjadi terlampau panas. Sudah dirancang sedemikian rupa agar regulator seri LM7805C mudah digunakan, dan meminimkan komponen-komponen tambahan. Output tidak perlu diby-pass, meskipun ini akan memperbaiki respon transisi transient response. Pemintasan jalan masuk diperlukan hanya kalau regulator berada jauh dari kondensator tapis pencatu daya. Tabel 2.1 Karakteristik Elektrik TYPE Uout V Iout A Uin V min max 7805 5 1 7,5 20 Nurhafni : Sistem Monitoring Catu Daya SIMONICA, 2008. USU Repository © 2009

2.5.7. IC 74LS374 Delapan Latch Data dengan Tiga Kondisi Output

Register 8 bit dari IC 74LS374 memiliki tiga kondisi output yang dirancang khusus untuk menggerakkan beban yang berimpedansi relatif rendah atau berkapasitas tinggi. Status impedansi tinggi dan level logika tinggi yang dinaikkan melengkapi register-register ini dengan kemampuan untuk dikoneksikan langsung dan menggerakkan bus lines di dalam sistem bus yang sudah diatur oleh sistem tanpa memerlukan interface atau komponen tambahan. Semua register tersebut sangat menarik untuk diimplementasikan pada buffer registers, IO ports, penggerak bus dua arah, dan register yang sedang aktif. Kedelapan penahan latch di 74LS373 adalah penahan tipe-D transparan yang berarti jika enable G high maka output Q akan mengikuti data input D. Ketika enable G low, output akan bertahan pada level data yang sudah di tetapkan set up. Kedelapan gerbang flip-flop pada 74LS374 adalah jenis D flip-flop yang mempunyai pemicu tepi edge triggered. Pada clock transisi positif, output Q akan di atur kepada status logika yang sudah ditetapkan pada input D. Gambar 2.8 Konfigurasi IC 74LS374 Nurhafni : Sistem Monitoring Catu Daya SIMONICA, 2008. USU Repository © 2009 Output buffer yang mengontrol input dapat digunakan untuk menempatkan kedelapan output pada kondisi status logika normal high atau low level atau impedansi tinggi. Pada status impedansi tinggi, outputnya tidak membebani maupun menggerakkan bus lines dengan signifikan. Pengaturan output tidak mempengaruhi operasi internal dari penahan latch atau flip-flop. Itulah sebabnya data lama dapat tetap bertahan ataupun data yang baru dapat dimasukkan meskipun output sedang off. Tabel 2.2 Tabel Fungsi IC 74LS373 dan 74LS374. OUTPUT CONTROL 1 ENABLE G 11 D OUTPUT L L L H H H L X H L X X H L Qo Z Tabel 2.3 Karakteristik Listrik IC 74LS373 dan 74LS374. JENIS IC SUPPLY CURRENT mA tpLH ns tpHL ns tCLOCK max MHz Fan-Out Low High 74LS373 74LS374 27 27 20 15 19 19 - 35 30 30 60 60 Nurhafni : Sistem Monitoring Catu Daya SIMONICA, 2008. USU Repository © 2009 18

BAB 3 SISTEM MONITORING CATU DAYA