Rangkaian Logika pada PLD Programmable Logic Device Pengujian Bagian-bagian Sistem

39

3.5. Rangkaian Logika pada PLD Programmable Logic Device

Rangkaian perangkat keras untuk membuat sistem switching adalah rangkaian PLD Programmable Logic Device ini. Perangkatnya berupa IC DIP dengan tipe 16V8 yang memiliki delapan masukkan dan delapan keluaran. Masukkan PLD ini adalah digit biner yang telah dikodekan oleh DTMF. Sistem ini diimplementasikan terhadap tiga ruangan. Alamat dari setiap rungan diatur dengan pemrograman. Alamat tersebut ditentukan, untuk membuat persamaan logika yang selanjutnya di program. Alamat untuk mengaktifkan pengeras suara ruang 1 adalah C12 H dan untuk mengaktifkan microphone adalah C92 H Selanjutnya membuat persamaan logikanya adalah : ܳ = ∙ ̅ ∙ ∙ ܳ = ∙ ̅ ∙ ∙ ̅ ܳ = ܳ ∙ ܳ Alamat untuk mengaktifkan microphone ruang 1 adalah C92 H. ܳ = ∙ ̅ ∙ ∙ ܳ = ∙ ̅ ∙ ∙ ̅ ܳ = ܳ ∙ ܳ Alamat untuk mengaktifkan pengeras suara ruang 2 adalah C13 H dan untuk mengaktifkan microphone adalah C93 H Selanjutnya membuat persamaan logikanya adalah : ܳ = ∙ ̅ ∙ ∙ ܳ = ∙ ̅ ∙ ∙ ܳ = ܳ ∙ ܳ Alamat untuk mengaktifkan.microphone ruang 2 adalah C93 H. ܳ = ∙ ̅ ∙ ∙ ܳ = ∙ ̅ ∙ ∙ ܳ = ܳ ∙ ܳ Alamat untuk mengaktifkan pengeras suara ruang 3 adalah C14 H dan untuk mengaktifkan microphone adalah C94 H Selanjutnya membuat persamaan logikanya adalah : 40 ܳ = ∙ ̅ ∙ ∙ ܳ = ∙ ∙ ∙ ̅ ܳ = ܳ ∙ ܳ Alamat untuk mengaktifkan.microphone ruang 3 adalah C94 H. ܳ = ∙ ̅ ∙ ∙ ܳ = ∙ ∙ ∙ ̅ ܳ = ܳ ∙ ܳ 41 BAB IV PENGUJIAN DAN ANALISA

4.1. Pengujian Bagian-bagian Sistem

Gambar 4.1 adalah diagram blok secara keseluruhan dari sistem ini. Sistem ini terdiri dari beberapa blok, blok untuk mengontrol alamat dan blok yang berisi keluaran. Blok untuk mengontrol terdiri dari PC dan perangkat lunak yang digunakan untuk mengirimkan sinyal DTMF Gambar 4.1 Diagram Blok Master Kontrol Sedangkan pada blok keluaran berisi semua komponen keluaran yaitu : penerima, pengeras suara, dan microphone. Bagian-bagian dari blok keluaran ini ditempatkan disetiap ruangan. Gambar 4.2 menunjukkan diagram blok keluaran yang berada di setiap ruangan. Gambar 4.2 Diagram Blok Keluaran Sistem 42 Pengujian dilakukan beberapa tahap sesuai dengan bagian-bagian blok yang terdapat pada sistem ini. Pengujian yang pertama berupa pengujian sinyal DTMF Dual Tone Multiple Frequency yang akan diukur oleh osiloskop, pengujian yang kedua adalah pengujian pengkodean DTMF Dual Tone Multiple Frequency yang indikatornya berupa empat buah LED. Pengujian yang terakhir berupa pengujian PLD dengan indikator empat buah LED

4.2. Perangkat Lunak