99 Gambar 7.7. Sisa domain representasi dari loop sinkronisasi dalam hubungannya dengan
fungsi switching dari sebuah converter
C. Detil Simulasi dari Konverter.
Ini memerlukan rinci konverter representasi dari kontrol dan rangkaian konverter [1,4-7]. Simulasi konverter rinci model memakan waktu.
Oleh karena itu, model ini tidak direkomendasikan untuk tujuan umum studi harmonis. Hal ini lebih cocok untuk memverifikasi desain konverter belajar DNS dan tanggapannya
terhadap fenomena sementara.
7.4 Waktu Penyelesaian Dari Model Sistem
Ada tiga tahap dalam waktu mendapatkan solusi dari model sistem.
A. Kondisi Siap. Kebanyakan program simulasi transien, seperti EMTP, dapat menghitung sistem mapan untuk linear bagian dari jaringan oleh sumber sinusoidal saja.
Beberapa elemen non-linear dalam model sistem harus diinisialisasi secara terpisah. Fluks non-linear induktor adalah salah satu variabel yang harus diinisialisasi dengan cara
ini, sehingga saturasi simetris dapat diamati. Jika fluks tidak diinisialisasi dengan benar, sementara berikutnya dari serbuan masuk saat ini dapat berlangsung selama beberapa
detik. Dalam beberapa program, inisialisasi non-linear diperoleh induktor kira-kira dengan melibatkan elemen tak jenuh induktansi dalam kondisi mapan. Dengan cara ini,
dc offset dari fluks diminimalkan dan durasi sementara berkurang.
Bagian dari model sistem yang melibatkan simulasi sinkronisasi konverter loop dan fungsi switching memerlukan inisialisasi terpisah. Hal ini dapat dilakukan sebagai
berikut: Pertama-tama solusi diperoleh dengan mewakili konverter sebagai sumber independen di frekuensi dasar. Sumber dapat dihitung dari konverter daya dan faktor
daya. Selanjutnya, solusi di terminal konverter dapat digunakan untuk menginisialisasi fase dari fungsi switching bersama dengan variabel lain dalam sinkronisasi loop.
B. Sistem Berjalan
. Start-up dari simulasi ini diikuti oleh interval temporer. Ada dua penyebab berbeda untuk ini: eksitasi jaringan frekuensi alami dan interaksi sistem arus
dan tegangan dengan kontrol konverter. Yang terakhir terjadi pada frekuensi rendah dan dapat berlangsung selama beberapa detik. Mantan berlangsung selama beberapa siklus
mendasar. Transien dapat sependek satu atau dua siklus mendasar, jika model sistem dengan benar diinisialisasi.
100 Biasanya, lari sepuluh siklus mendasar diperoleh. Pada akhir menjalankan sistem mapan
diverifikasi. Verifikasi mapan untuk induktor non-linear dapat dilakukan dengan memeriksa simetri arus dan fluks. Verifikasi mapan untuk ac \ dc konverter diwakili oleh
fungsi switching dapat dilakukan dengan memeriksa dc dari rata-rata saat ini. Dc rata-rata saat ini dapat diamati dari pass filter yang rendah. Pada kondisi mapan, saat ini adalah
konstan.
C. Derivation of Frequency Response.
Tahap terakhir dari solusi adalah untuk mendapatkan komponen-komponen frekuensi yang dikehendaki tegangan dan arus dan
mengevaluasi distorsi. Hal ini dilakukan untuk terakhir siklus mendasar dari respon sistem waktu yang diperoleh dari solusi. Kebanyakan program, termasuk EMTP dan
PSCAD \ EMTDC, memiliki utilitas yang sesuai untuk tujuan ini [10,11].
7.5 Ringkasan