rancangan sebagai berikut: a. Rancangan Simulasi Kedip Tegangan Pada Jaringan Distribusi
Pada penelitian ini, kedip tegangan yang terjadi diakibatkan oleh gangguan hubung singkat satu fasa ke tanah pada salah satu saluran penyulang sistem
distribusi saluran penyulang-2. DVR diletakkan pada saluran penyulang-3 di PCC yang sama dengan saluran penyulang-2 yang terganggu, seperti
ditunjukkan Gambar 3.2 berikut.
Beban 1 Beban 2
Beban dilindungi
DVR V = Vsag
V = 0 pu V = 1 pu
arus hubung singkat gangguan fasa ke tanah
PCC 20 KV380 V
V sumber V = 1 pu
Zs
Gambar 3.2 Rancangan simulasi kedip tegangan pada jaringan distribusi
b. Rancangan Gangguan Hubung Singkat
Pada penelitian ini, kedip tegangan yang terjadi saluran penyulang-3 yang diakibatkan oleh gangguan hubung singkat satu fasa ke tanah di fasa a pada
saluran penyulang-2 sistem distribusi, seperti ditunjukkan Gambar 3.2 diatas.
c. Rancangan Sistem Deteksi Kedip Tegangan
Pada penelitian ini, metode deteksi kedip tegangan dilakukan dengan menggunakan transformasi dqo atau transformasi Park yang dilengkapi
dengan Phase Locked Loop PLL, dan dimodelkan menggunakan Matlab-
Saluran penyulang - 1
Saluran penyulang - 2 Saluran penyulang -
220-380 V
PCC
Universitas Sumatera Utara
Voltage Controller
Menuju PWM generator
Voltage feedback V referensi
+ -
Simulink.
Gambar 3.3 Blok regulator tegangan DVR berbasis pengendali logika fuzzy Deteksi kedip tegangan dilakukan dengan mengukur secara kontinu besar
tegangan beban yang kemudian dibandingkan dengan besar tegangan referensi dengan menggunakan Voltage loop control, seperti ditunjukkan Gambar 3.4
berikut.
Gambar 3.4 Voltage loop control pada DVR Apabila tegangan sumber jatuh dibawah 90 dari tegangan referensi, maka
akan dihasilkan suatu sinyal error yang akan digunakan sebagai sinyal modulasi untuk menghasilkan pola komutasi sebagai pemicu penyalaan
IGBT.
Universitas Sumatera Utara
d. Rancangan Inverter SPWM VSI
Pada penelitian ini, DVR menggunakan satu unit rangkaian inverter SPWM jembatan tiga fasa untuk menghasilkan tegangan kompensasi AC frekuensi 50
Hz. Inverter akan menerima tegangan dari sumber tegangan DC untuk membangkitkan tegangan AC, seperti ditunjukkan Gambar 2.xx
e. Rancangan Filter Pasif LC
Pada penelitian ini, rancangan filter pasif LC tiga fasa yang akan digunakan,
seperti ditunjukkan pada Gambar 3.5 dibawah ini.
Inverter tiga fasa
Beban Sensitif
Fasa A
Fasa B
Fasa C Filter Pasif
Transformator Injeksi R1
R2
R3 L1
L2
L3 R4
R5 R6
C1
C2 C3
Transformator Tiga Fasa
20KV380 V Sumber
Tegangan Fasa A
Fasa B Fasa C
A
B
C
Gambar 3.5 Rancangan rangkaian filter LC tiga fasa pada simulasi penelitian.
Universitas Sumatera Utara
Nilai masing-masing komponen filter diperoleh dengan metode trial and error,
sehingga diperoleh nilai R = 0,2 ohm, nilai L = 1 milli Henry dan nilai C = 10 mikro Farad.
Filter tersebut terhubung langsung dengan transformator penyuntik.
f. Rancangan Transformator Penyuntik Tegangan