Op Amp inverting Rangkain penjumlah

Universitas Sumatera Utara tegangan berlebihan untuk membatasi arus yang melalui struktur input ESD elektro-statis discharge biasanya 1 mA. R F tidak pernah dibiarkan keluar dari rangkaian dalam desain amplifier arus umpan balik karena R F menentukan stabilitas arus umpan balik amplifier. Perhatikan bahwa gain hanya fungsi dari umpan balik dan gain resistor sehingga umpan balik telah mencapai fungsi untuk membuat gain yang tergantung pada parameter Op Amp. Gain tersebut diatur dengan membuat variasi rasio resistor. Nilai resistor yang sebenarnya ditentukan oleh tingkat impedansi yang sesuai dengan bentuk yang diinginkan oleh desainer. Jika R F = 10 k dan R G = 10 k, gain seperti yang ditunjukkan pada persamaaan 2.4 dan jika R F = 100 k dan R G = 100 k gain juga sama.

2.2.2 Op Amp inverting

Input non inverting dari rangkaian Op Amp adalah ground. Satu asumsi dibuat bahwa input tegangan error adalah nol, sehingga umpan balik terus membalik masukan dari Op Amp pada virtual ground bukan ground sebenarnya tetapi bertindak seperti ground. Aliran arus pada input menunjukkan asumsi adalah nol, oleh karena arus yang mengalir melalui R G sama dengan saat mengalir melalui R F . Dengan menggunakan hukum kirchoff kita dapat menulis persamaan 2.5 dan tanda minus menandakan input inverting. Manipulasi aljabar menghasilkan persamaan 2.6. Gambar 2.7 Op Amp inverting Universitas Sumatera Utara F out G IN R V I R V I      2 1 2.5 G F IN out R R V V   2.6 Perhatikan bahwa gain hanya suatu fungsi dari umpan balik, sehingga umpan balik dapat mencapai fungsinya untuk membuat gain yang sesuai dengan parameter Op Amp. Nilai-nilai resistor yang sebenarnya ditentukan oleh tingkat impedansi dari bentuk yang diinginkan desainer. Jika R F = 10 k dan R G = 10 k, gain bertanda minus seperti yang ditunjukkan pada persamaan 2.6 dan jika R F =100 k dan R G = 100 k, gain masih tetap bertanda minus. Tingkat impedansi dari 10 k atau 100 K menentukan aliran arus, efek kapasitansi dan beberapa hal lainnya. Tingkat impedansi tidak mengatur gain dan rasio R F R G juga. Sinyal output adalah sinyal input yang diperkuat dan membalik. Input rangkaian impedansi diatur oleh R G karena masukan membalik yang dipertahankan pada virtual ground.

2.2.3 Rangkain penjumlah

Sebuah rangkaian penjumlah dapat dibuat dengan menghubungkan input yang lebih ke Op Amp inverting. Ujung resistor terhubung ke input inverting yang terhubung dengan virtual ground oleh umpan balik, sehingga menambah masukan baru yang tidak mempengaruhi respon masukan yang ada. Gambar 2.8 Rangkaian Penjumlah Universitas Sumatera Utara           N N F out V R V R V R R V 2 2 1 1 2.7

2.2.4 Rangkaian Penguat diffrensial