ADC Multiplexer Selection Register ADMUX

2.1.4.1 ADC Multiplexer Selection Register ADMUX

Tabel 2.1. Register ADMUX Bit 7 6 5 4 3 2 1 REFS1 REFS0 ADLAR MUX4 MUX3 MUX2 MUX1 MUX0 ADMUX ReadWrite RW RW RW RW RW RW RW RW Initial Value a. Bit 7:6 – REFS1:0 : References Selection Bits Bit REF 0-1 adalah bit – bit pengatur mode tegangan referensi ADC. Referensi ini tidak dapat dirubah saat konversi sedang berlangsung. Mode tegangan referensi dapat dilihat di tabel 2.2. Tabel 2.2. Pengaturan Tegangan Referensi ADC REFS1 REFS0 Tegangan Referensi Pin AREF, internal referensi tidak aktif 1 Pin AVCC, dengan pin AREF diberi kapasitor 1 Tidak digunakan 1 1 Internal Vref 2.56V, dengan pin AREF diberi kapasitor keterangan : ‟00‟ : tegangan referensi menggunakan tegangan yang terhubung ke pin AREF. „01‟ : tegangan referensi menggunakan tegangan AVCC dan pin AREF diberi kapasitor. „10‟ : tidak digunakan. „11‟ : tegangan referensi menggunakan tegangan referensi internal dan pin AREF diberi kapasitor. b. Bit 5 – ADLAR : ADC Left Adjust Result Bit ADLAR berfungsi untuk mengatur format penyimpanan data ADC pada ADCL dan ADCH. Dua jenis penyimpanan data ADC bergantung pada nilai bit yang diberikan pada register ADLAR seperrti ditunjukkan pada tabel 2.2 dan tabel 2.3. Tabel 2.3. Format data ADCH – ADCL jika ADLAR = 0 Bit 15 14 13 12 11 10 9 8 ~ ~ ~ ~ ~ ~ ADC9 ADC8 ADCH ADC7 ADC6 ADC5 ADC4 ADC3 ADC2 ADC1 ADC0 ADCL 7 6 5 4 3 2 1 ReadWrite R R R R R R R R R R R R R R R R Initial Value Tabel 2.4. Format data ADCH – ADCL jika ADLAR = 1 Bit 15 14 13 12 11 10 9 8 ADC9 ADC8 ADC7 ADC6 ADC5 ADC4 ADC3 ADC2 ADCH ADC1 ADC0 ~ ~ ~ ~ ~ ~ ADCL 7 6 5 4 3 2 1 ReadWrite R R R R R R R R Initial Value c. Bit 4:0 – MUX4:0 : Analog Channel and Gain Selection Bit Bit MUX berfungsi memilih kanal input yang terhubung dengan ADC. Bit MUX juga befungsi memilih besarnya penguatan pada kanal penguat beda. Jika terjadi perubahan nilai pada bit ini saat proses konversi sedang berlangsung, perubahan tersebut tidak akan berpengaruh sampai seluruh konversi selesai ADIF pada ADCSRA bernilai 1Set.

2.1.4.2 ADC Control and Status Register A ADCSRA