221
Teknik Elektronika Telekomunikasi
F 4,7
= E12
F S
4,69 =
324,3 mS
1,52 =
470 .
0,69 mS
1,52 R.C
. 0,69
t =
P P
: :
: C
4. Bagaimanakah perubahan frekuensi pada ranngkaian multivibrator astabil apabila
kapasitor C yang terpasang bervariasi ?
Jawab :
Frekuensi akan naik apabila C kapasitor yang terpasang berkapasitas kecil.
Frekuensi akan turun apabila C kapasitor yang terpasang berkapasitas besar dengan catatan : R konstan.
3. JK FLIP FLOP
3.1. Penjelasan
Kerugian dari sebuah rangkaian RS Flip Flip yaitu dalam hal kondisi yang tidak dapat ditentukan , illegal yang dapat terjadi bila kedua masukannya = 1, hal
ini tidak akan terjadi pada rangkaian JK FlipFlop. Umpan balik dari masing-masing keluaran untuk melawan masukan, hal ini untuk
mencegah S dan R menjadi 1 pada saat yang bersamaan.
Q Q
CL J
K
Simbol JK Flip Flop Bila J = K = 1, hanya ada 1 gerbang NAND yang dapat berpotensial rendah
sehingga hanya 1 keluaran yang dapat berpotensial tinggi atau 1
222
Teknik Elektronika Telekomunikasi
Q
Q J
CL K
JK Flip Flop adalah salah satu macam Flip Flop yang paling banyak diguankan dalam praktik.
Pada Flip Flop ini terdapat 3 buah input yaitu J, K dan CL, J dan K berfungsi sebagai pengendali , jika J = 0 dan K = 0 maka output Q akan tetap seperti
keadaan semula walaupun input CL berubah-uabah . jika J = 1 dan K = 0 , maka output Q akan di set 1 pada saat pulsa CL input bergerak dari 1 ke 0. Jika J = 0
dan K = 1 maka output Q akan reset 0 pada saat pulsa CL input bergerak dari 1 ke 0.
Tetapi jika J = 1 dan K = 1 maka JK FlipFlop akan berfungsi sebagai T Flip Flop yaitu output akan berubah .
Jika CL bergerak dari 1 ke 0 . Hal ini bisa dikatakan Toggle. Tabel kebenaran.
CL J
K Q
Q Keterangan
X X
X : Kondisi sebelumnya 1
X X
1 X
X 1
1 X
X 1
X X
1 1
1 1
1 1
1 1
1 X
X Toggle
TUGAS:
1. Buatlah gambar simbol JK Flip Flop
2. Gambarkan rangkaian JK Flip Flop dengan 4 buah gerbang NAND serta jelaskan
prinsip kerjanya 3.
Lengkapi tabel kebenaran berikut ini
223
Teknik Elektronika Telekomunikasi
CL J
K Q
Q Keterangan
1 1
1 1
1 1
1 1
1 1
1 1
Jawaban
1. Simbol JK Flip Flop
Q Q
CL J
K
2. JK Flip Flop menggunakan 4 buah gerbang NAND
Q
Q J
CL K
Prinsip kerja :
JK Flip Flop mempunyai 3 buah input yaitu J, CL dan K . Jika input J dan K = 0 maka output Q tidak akan berubah-ubah walaupun input CL clock
berubah-ubah. Jika J = 1 dan K = 0 maka output Q = 1 pada saat ada pulsa Q = 0 dan
Q = 1 pada saat ada pulsa clock.
224
Teknik Elektronika Telekomunikasi
Jika J = 1 dan K = 1 maka output Q dan Q akan selalu berubah setiap ada pulsa clock.
3. Tabel kebenaran.
CL J
K Q
Q Keterangan
X X
X : Kondisi sebelumnya 1
X X
1 X
X 1
1 X
X 1
X X
1 1
1 1
1 1
1 1
1 X
X Toggle
D FLIP FLOP 3.1.
INFORMASI
Clocked D Flip-Flop hanya mempunyai satu masukan untuk informasi, dengan D. Informasi D ini akan masuk dalam Flip-Flop bila masukan pulsa clock
logika “1”. Jadi selama masukan clock berlogika “1” keluaran Q dari Flip-Flop D akan mengikuti masukan data .
D Q
Q
Gambar 1. Simbol logika untuk clocked D Flip-Flop Namun bila input clock akan menjadi rendah berlogika “1” , masukan S dan R dari
bagian Flip-Flop RS akan berubah keadaannya, dan ahanya menyimpan data
yang ada sebelumnya sebelum perubahan masukan clock. Dari sini dapat dilihat hasil tabel kebenarannya.
tn tn + 1
x = 0 atau 1 D
Q Q
D Q
Q x = 1 atau 0
x x
1 tn = saat sebelum pulsa clock
1 x
x 1
1 tn + 1 = saat setelah pulsa clock
225
Teknik Elektronika Telekomunikasi
Gambar 2. Rangkaian clocked D Flip-Flop dari gerbang NAND Pada RS Flip-Flop mempunyai 2 masukan informasi dan tidak membentuk pulsa
clock . Pada clocked D Flip-Flop mempunyai 1 masukan informasi dan selalu membutuhkan pulsa clock. Masukan reset pada clocked D Flip-Flop dihubungkan
dengan kebalikan masukan D sehingga keadaan terdefinisi atau illegal tidak pernah terjadi.
Tabel kebenaran
Masukan Keluaran
C D
Q Q
Keterangan X
X x = 0 atau 1
1 X
X = kondisi sebelumnya
1 1
1 1
1
226
Teknik Elektronika Telekomunikasi
13.3 Rangkuman