Counter | 117
Penghitung singkron syncronous counter, adalah counter yang masing-
masing flip-flop dikendalikan oleh satu sinyal clock secara serempak. Sehingga, counter ini juga disebut parallel counter.
Gambar.6.2 Sambungan clock counter sinkron 4 bit D flip-flop Respon counter sinkron serempak dengan datangnya pulsa clock,
sehingga cocok untuk dioperasikan dalam kecepatan tinggi atau frekuensi tinggi. Untuk menunjang operasinya, counter sinkron masih memerlukan gerbang-
gerbang logika tambahan.
Rangkaian yang menghitung maju, penghitung bilangan mulai dari yang nilainya rendah ke nilai yang lebih tinggi. Misalnya, penghitung maju bilangan
heksadesimal 0,1,2,3,4,5,6,7,8,9, A,B,C,D,E,F.
Gambar.6.3 Rangkaian Up Counter Sinkron 4 bit JK flip-flop 0000-1111
A. Counter Sinkron
1. Up Counter Sinkron
118 | Counter
Tabel.6.1 Tabel operasi dari rangkaian Up Counter Sinkron di atas Clock
ke Output
Nilai Bilangan FF3
FF2 FF1
FF0 Biner
Heksa desimal
Desimal bit 3
bit 2 bit 1
bit 0 1
0000 2
1 0001
1 1
3 1
0010 2
2 4
1 1
0011 3
3 5
1 0100
4 4
6 1
1 0101
5 5
7 1
1 0110
6 6
8 1
1 1
0111 7
7 9
1 1000
8 8
10 1
1 1001
9 9
11 1
1 1010
A 10
12 1
1 1
1011 B
11 13
1 1
1100 C
12 14
1 1
1 1101
D 13
15 1
1 1
1110 E
14 16
1 1
1 1
1111 F
15
Rangkaian yang menghitung mundur , penghitung bilangan mulai dari
yang nilainya tinggi ke nilai yang lebih rendah. Misalnya, penghitung mundur 9,8,7,6,5,4,3,2,1,0. Hampir sama dengan rangkaian up counter sinkron,
bedanya yang menjadi pengumpan sinyal ke flip- flip berikutnya adalah Q’
bukan Q.
Gambar.6.4 Rangkaian Down Counter Sinkron 4 bit JK flip-flop 1111-0000
2. Down Counter Sinkron
Counter | 119
Tabel.6.2 Tabel operasi dari rangkaian Down Counter Sinkron di atas Clock
ke Output
Nilai Bilangan FF3
FF2 FF1
FF0 Biner
Heksa desimal
Desimal bit 3
bit 2 bit 1
bit 0 1
1 1
1 1
1111 F
15 2
1 1
1 1110
E 14
3 1
1 1
1101 D
13 4
1 1
1100 C
12 5
1 1
1 1011
B 11
6 1
1 1010
A 10
7 1
1 1001
9 9
8 1
1000 8
8 9
1 1
1 0111
7 7
10 1
1 0110
6 6
11 1
1 0101
5 5
12 1
0100 4
4 13
1 1
0011 3
3 14
1 0010
2 2
15 1
0001 1
1 16
0000
Rangkaian yang
menghitung majumundur
sinkron ,
dengan mengombinasikan kedua rangkaian.
Gambar.6.5 Rangkaian Down Counter Sinkron 4 bit JK flip-flop Cara kerjanya, jika saklar diberi logika 1 saklar on maka yang berlaku
adalah penghitung maju, jika off maka yang berlaku penghitung mundur.
3. UpDown Sinkron
120 | Counter
1. Bagaimanakah sambungan clock rangkaian counter sinkron? 2. Apa nama lain dari counter sinkron?
Penghitung tak sinkron asinkron asyncronous counter adalah counter
yang hanya flip-flop bit terkecil LSB yang dikendalikan sinyal clock, sedangkan sinyal lainnya diambil dari output flip-flop sebelummnya. Sehingga, counter ini
juga disebut serial counter.
Gambar.6.6 Contoh rangkaian counter asinkron 4 bit menggunakan D flip-flop
Sebuah deret flip-flop jika output Q yang dianggap sebagai output dan Q diumpankan ke clock flip-flop berikutnya, maka rangkaian up counter asinkron.
Gambar.6.7 Rangkaian up counter asinkron 0000-1111 Q sebagai output dan umpan
Rangkaian up counter asinkron juga bisa dibuat dengan menganggap Q’ sebagai output dan Q’ diumpankan ke clock flip-flop berikutnya.
Mengingat Kembali
B. Counter Asinkron