Rangkuman Umpan Balik dan Tindak Lanjut Kunci Jawaban

136 masih ada sebesar 0,7V dan Cara memadamkan adalah dengan cara memutuskan sumber tegangan ke sumber atau menghubung singkar terminal A-K, atau membalik polaritas tegangan antara A-K 8. Gambar di bawah ini adalah aplikasi SCR sebagai ALARM 9. Gambar di bawah ini adalah aplikasi SCR sebagai BEL cepat tepat dalam suatu kompetisi berebut siapa yang paling dahulu memencet bel SW2 atau SW3 dan itulah yang berbunyi, pada saat yang pertama ditekan, maka yang kesempatan yang lainya sudah terkunci, SW1 digunakan untuk mereset. 10. Triac singkatan dari Triode Alternating Current Switch . Artinya saklar trioda untuk arus bolak-balik . Triac adalah merupakan dua SCR thyristor yang dirangkaikan anti paralel dan diberi satu elektroda baru yang disebut gate pintu 11. Susunan dan symbol dari TRIAC 137 12. Gambar rangkaian ekivalen TRIAC yang tersusun dari transistor 138 139 Kegiatan Pembelajaran 7 Gerbang Dasar

A. Tujuan

Setelah mengikuti materi gerbang dasar ini, peserta diharapkan dapat; 1. Mengevaluasi proses pengujian komponen semikonduktor dalam rangkaian dasar digital

B. Indikator Pencapaian Kompetensi

1. Menemukan karakteristik pada pengujian komponen elektronika digital gerbang dasar 2. Menemukan karakteristik pada pengujian komponen elektronika digital gerbang dasar 3. Menemukan karakteristik pada pengujian komponen elektronika digital gerbang dasar

C. Uraian Materi 1.

Gerbang Dasar a Gerbang AND Gerbang dasar AND adalah ekivalen dengan dua buah saklar terbuka yang terpasang seri seperti terlihat pada gambar 8.1 di bawah. Gambar 7.1 Rangkaian listrik ekivalen AND Rangkaian yang terdiri dari dua buah saklar A dan B, sebuah relay dan sebuah lampu. Lampu hanya akan menyala bila saklar A dan B dihubungkan on. Sebaliknya lampu akan mati bila salah satu 140 saklar atau semua saklar diputus off. Sehingga bisa dirumuskan hanya akan terjadi keluaran “1” bila A=”1” dan B=”1”. Rangkaian listrik dari gerbang AND: Simbol standar IEC standar USA Gambar 7.2 Simbol gerbang AND Fungsi persamaan dari gerbang AND fA,B = A  B …………..……………….………..Persamaan 8.1. Tabel 7.1 Tabel kebenaran AND B A Q=fA,B 1 1 1 1 1 Diagram masukan-keluaran dari gerbang AND erlihat bahwa pada keluaran akan memiliki logik high “1” bila semua masukan A dan B berlogik “1” Gambar 7.3 Diagram masukan-keluaran gerbang AND b Gerbang OR Gerbang dasar OR adalah ekivalen dengan dua buah saklar terbuka yang terpasang parallel jajar seperti terlihat pada gambar 8.4 di bawah. Rangkaian terdiri dari dua buah saklar yang terpasang secara parallel, sebuah relay dan lampu. Lampu akan menyala bila salah satu atau ke dua saklar A dan B dihubungkan 141 on. Sebaliknya lampu hanya akan padam bila semua saklar A dan B diputus off. Maka bisa dirumuskan bahwa akan terjadi keluaran “1” bila salah satu saklar A=”1” atau B=”1”, dan akan terjadi keluaran “0” hanya bila saklar Rangkaian listrik : A=”1” dan B=”1”. Gambar 7.4 Rangkaian listrik ekivalen gerbang OR Gambar 7.5 simbol gerbang OR Fungsi dari gerbang OR adalah : fA,B = A + B .…………………………….………….Persamaan 8.2. Tabel 7.2 Tabel kebenaran OR B A Q=fA,B 1 1 1 1 1 1 1 Gambar 7.6 Diagram masukan-keluaran gerbang OR 142 Diagram masukan-keluaran diperlihatkan seperti gambar di bawah. Pada keluaran A+B hanya akan memiliki logik low “0” bila semua masukan - masukannya A dan B memiliki logik “0” c Gerbang NOT Gerbang dasar NOT adalah rangkaian pembalik inverter. Rangkaian ekivalennya adalah sebuah rangkaian listrik seperti gambar 8.7 di bawah. Bila saklar A dihubungkan on, maka lampu akan mati. Sebaliknya bila saklar A diputus off, maka lampu akan menyala. Sehingga bisa disimpulkan bahwa akan terjadi keluaran Q=“1” hanya bila masukan A=”0”. Rangkaian listrik : Gambar 7.7 Rangkaian listrik ekivalen gerbang NOT Gambar 7.8 Gambar symbol gerbang NOT Fungsi persamaan dari gerbang NOT adalah: fA= A .…………………………………………..…...Persamaan 8.3. Tabel 7.3 Tabel kebenaran NOT A Q=A 1 1 Gambar 7.9 Diagram masukan-keluaran gerbang NOT 143 Diagram masukan-keluaran dari gerbang NOT seperti ditunjukkan pada gambar 8.10 di bawah. Keluaran akan selalu memiliki kondisi logik yang berlawanan terhadap masukannya.