Materi RS flip-flop Materi Clock Materi D flip-flop

150 A B Q 1 1 1 1 1 Tabel kebenaran Simbol Persamaan Fungsi

C. Operasi logika Ekslusif OR

Eksklusif OR seringkali disebut dengan XOR. XOR memiliki dua variable masukan dan satu variable keluaran. A B Q 1 1 1 1 1 1 Tabel kebenaran Simbol Persamaan Fungsi

2. Materi RS flip-flop

Reset Set flip-flop dikenal dengan RS flip-flop merupakan rangkaian logika yang memiliki dua kedudukan yaitu bistabil memori. Rangaian RS flip-flop dapat dibangun dari gerbang NAND dan NOR. RS flip-flop memiliki dua kondisi yakni : 1. SET, saat masukan S berlogika 1 dan masukan R berlogika 0, maka keluaran Q akan berlogika 1 dan Q akan berlogika 0. 2. RESET saat masukan S berlogika 0 dan masukan R berlogika 1, maka keluaran Q akan berlogika 0 dan Q akan berlogika 1. Nilai pada keluaran Q akan selalu berlawanan Q RS flip-flop dari gerbang NOR RS flip-flop dari gerbang NAND 151 R S Q Q Keterangan - - NILAI TERAKHIR 1 1 SET 1 1 RESET 1 1 - - TERLARANG Tabel kebenaran RS flip-flop

3. Materi Clock

Detak pulsa atau clock berfungsi sebagai pengatur input yang bertujuan untuk merespon perubahan keluaran pada rangkaian flip-flop. Pulsa detak biasanya berbentuk sinyal kotak yang dengan keadaan yang pasti 1 dan 0. Flip-flop akan merespon inputan jika clock terjadi perubahan logika. Terdapat dua perubahan yang terjadi pada clock : 1. Perubahan sinyal dari 0 ke 1 dikenal dengan Positive Going Transition PGT Terjadi perpindahan logika dari 0 menuju logika 1. 2. Perubahan sinyal dari 1 ke 0 dikenal dengan Negative Going Transition NGT Terjadi perpindahan logika dari 1 menuju logika 0. 152

4. Materi D flip-flop

Data flip-flop dikenal dengan D flip-flop. D flip-flop hanya memiliki satu masukan data dan satu clock. Data masukan akan diteruskan ke keluaran jika clock dalam keadaaan aktif 1. Rangkaian D flip-flop dapat dibangun dari empat buah gerbang NAND dan satu gerbang NOT atau menggunakan IC 7474. Kondisi D flip-flop a. Jika masukan D berlogika 1, dan Clock berlogika 1, maka keluaran Q = 1 dan Q = 0 b. Jika masukan D berlogika 0, dan Clock berlogika 1, maka keluaran Q = 0 dan Q = 1 1. D flip-flop dibangun dengan gerbang NAND Tabel kebenaran D flip-flop dari gerbang NAND CLOCK D Q Q KETERANGAN 1 1 RESET 1 1 1 SET 1 Kondisi terakhir 1 1 Kondisi Terakhir 2. D flip-flop dengan IC 7474 Dalam IC 7474 terdapat dua buah positive Edge Triggered D flip-flop yang berarti nilai D akan diterima oleh flip-flop saat terjadi perubahan clock. Perubahan pada D tidak akan berpengaruh pada Q jika tidak terjadi transisi dari 0 ke 1 ditandai dengan simbol  . Pada IC 7474 terdapat fungsi PRESET dan CLEAR yang akan aktif ketika diberi logika 0, tanpa memperdulikan masukan D, kedua kaki tersebut akan berfungsi : 153 a. Fungsi dari PRESET adalah memaksa keluaran menjadi Q = 1 dan Q = 0 b. Fungsi dari CLEAR adalah memaksa keluaran menjadi Q = 0 dan Q = 1 Tabel kebenaran D flip-flop dari IC 7474 PRESET CLEAR CLOCK D Q Q KETERANGAN 1 x X 1 Memkasa SET 1 X X 1 Memaksa RESET 1 1  1 1 SET 1 1  1 Gambar IC 7474 D flip-flop

5. Materi JK flip-flop